崗位職責(zé):
1.負(fù)責(zé)全頻段信號(hào)處理算法的設(shè)計(jì)與開(kāi)發(fā),包括但不限于:
1)信號(hào)檢測(cè)、參數(shù)估計(jì)、調(diào)制識(shí)別;
2)干擾技術(shù)(噪聲干擾、欺騙干擾、智能干擾波形生成);
3)高精度測(cè)向算法(DBF、MUSIC、ESPRIT等);
4)信號(hào)分選與識(shí)別(PRI分析、時(shí)頻分析、機(jī)器學(xué)習(xí)分選);
2.完成算法的數(shù)學(xué)建模、仿真驗(yàn)證及性能優(yōu)化,參與系統(tǒng)級(jí)指標(biāo)論證與方案設(shè)計(jì);
3.配合完成算法在FPGA/DSP平臺(tái)的工程實(shí)現(xiàn)(Verilog/VHDL、C/C++),解決實(shí)時(shí)性、資源優(yōu)化等關(guān)鍵問(wèn)題;
4.跟蹤前沿技術(shù)動(dòng)態(tài),參與智能化認(rèn)知信號(hào)識(shí)別分離、頻譜分析等新技術(shù)預(yù)研。
任職要求:
1.碩士及以上學(xué)歷,電子工程、信號(hào)與信息處理、通信工程、雷達(dá)工程等相關(guān)專業(yè);
2.技術(shù)能力:
1)精通信號(hào)處理理論基礎(chǔ),熟悉信號(hào)對(duì)抗偵察/干擾/測(cè)向/分選核心算法;
2)具備FPGA或DSP開(kāi)發(fā)經(jīng)驗(yàn),能獨(dú)立完成算法工程實(shí)現(xiàn)與優(yōu)化者優(yōu)先;
3)熟悉電子對(duì)抗系統(tǒng)指標(biāo)(靈敏度、動(dòng)態(tài)范圍、ERP等)的論證方法;
4)熟悉矩量法(MoM)/時(shí)域有限差分法(FDTD)/有限元法(FEM)等計(jì)算電磁學(xué)算法者優(yōu)先;
5)熟悉各種信號(hào)分離算法實(shí)現(xiàn),如EMD、EEMD、CEEMDAN、LMD、ITD、VMD、SVMD、FMD、REMD、SGMD、RLMD兩種或以上;
6)有良好的數(shù)學(xué)基礎(chǔ)和編程能力,深入理解并掌握C++和Python語(yǔ)言,至少能在一種常見(jiàn)的集成開(kāi)發(fā)環(huán)境下進(jìn)行C/C++/Python程序開(kāi)發(fā);
3.優(yōu)先條件:
1)有實(shí)際信號(hào)分析、頻譜分析等項(xiàng)目經(jīng)驗(yàn)者優(yōu)先;
2)熟悉深度學(xué)習(xí)/機(jī)器學(xué)習(xí)在電磁安全領(lǐng)域的應(yīng)用;
4.優(yōu)秀人才一事一議。